《數(shù)字電子技術》考試大綱適用于電子信息專業(yè)碩士研究生入學考試。“數(shù)字電子技術”是電子信息類及相近專業(yè)的重要應用基礎課程,該課程要求考生掌握邏輯代數(shù)的基本理論和知識、掌握組合及時序邏輯電路的分析、設計方法及基于現(xiàn)代電子技術方法(EDA)設計數(shù)字電路方法等基本知識。提高學生科學思維和創(chuàng)新意識,樹立正確的世界觀、方法論及大工程觀,為將來從事電子信息及相關領域研發(fā)、應用和管理等工作奠定基礎。
一、考試基本要求
考試內(nèi)容包括數(shù)字電子技術的基本概念;數(shù)制和編碼的概念;邏輯函數(shù)的運算規(guī)則;組合邏輯電路和時序邏輯電路的分析、設計方法;組合邏輯電路和時序邏輯電路的仿真與自動化設計方法;半導體存儲器;脈沖波形產(chǎn)生及變換電路等。考查要點詳見本綱第三部分。
二、考試方式與時間
專業(yè)學位研究生初試科目:《數(shù)字電子技術》
考試方式:閉卷筆試。
試卷滿分為150分,考試時間為180分鐘
三、考查內(nèi)容及范圍
第一章 數(shù)字邏輯概論
1.數(shù)字信號與數(shù)字電路
2.數(shù)制
3.二進制數(shù)的算術運算
4.二進制代碼
5.二值邏輯變量與基本邏輯運算
6.邏輯函數(shù)及其表示方法
第二章 邏輯代數(shù)與硬件描述語言基礎
1.邏輯代數(shù)的基本定律和規(guī)則
2.邏輯函數(shù)表達式的形式
3.邏輯函數(shù)的代數(shù)化簡法
4.邏輯函數(shù)的卡諾圖化簡法
第三章 邏輯門電路
1.邏輯門電路簡介
2.基本CMOS邏輯門電路
3.CMOS 邏輯門電路的不同輸出
4.類NMOS和BiCMOS運輯門
5.TTL邏輯門電路
6.邏輯描述中的幾個問題
7.邏輯門電路使用中的幾個實際問題
第四章 組合邏輯電路
1.組合邏輯電路的分析
2.組合邏輯電路的設計
3.組合邏輯電路中的競爭-冒險
4.若干典型的組合邏輯電路
5.組合可編程邏輯器件
第五章 鎖存器和觸發(fā)器
1.基本雙穩(wěn)態(tài)電路
2.SR鎖存器
3.D鎖存器
4.觸發(fā)器的電路結構和工作原理
5.觸發(fā)器的邏輯功能
第六章 時序邏輯電路
1.時序邏輯電路的基本概念
2.同步時序理輯電路的分析
3.同步時序邏輯電路的設計
4.異步時序邏輯電路的分析
5.若干典型的時序邏輯電路
第七章 半導體存儲器
1.只讀存儲器
2.隨機存取存儲器
第八章 脈沖波形的變換與產(chǎn)生
1.單穩(wěn)態(tài)觸發(fā)器
2.施密特觸發(fā)器
3.多諧振振蕩器
4.555定時器及其應用
第九章 數(shù)模與模數(shù)轉換器
1.D/A轉換器
2.A/D轉換器
四、考生應掌握的主要內(nèi)容
(一)熟練掌握數(shù)字電路基礎知識、概念與定理體系。
(二)熟練掌握數(shù)字電路中的組合邏輯電路和時序邏輯電路的分析、設計方法。
(三)熟練掌握脈沖波形的產(chǎn)生和轉換方法
(四)熟練掌握數(shù)字器件的基本原理及其應用:存儲器、555定時器、模數(shù)轉換器、數(shù)模轉換器等。
(五)正確掌握組合邏輯電路和時序邏輯電路的仿真與自動化設計方法(VHDL設計硬件電路)。
五、參考書目
《電子技術基礎-數(shù)字部分》(第六版),康華光